當(dāng)前位置:電腦軟件 > 行業(yè)軟件 > 其它行業(yè) > Tanner Tools v2019.2中文破解版

Tanner Tools v2019.2中文破解版

大?。?86.12MB語(yǔ)言:簡(jiǎn)體中文類(lèi)別:其它行業(yè)

類(lèi)型:國(guó)外軟件授權(quán):免費(fèi)軟件時(shí)間:2020/9/28

官網(wǎng):

環(huán)境:Windows10,Windows8,Windows7,WinVista,Win2003,WinXP,Win2000

安全檢測(cè):無(wú)插件360通過(guò)騰訊通過(guò)金山通過(guò)瑞星通過(guò)

本地下載

Tanner Tools 2019是由Mentor Graphics公司最新推出的一款集成電路設(shè)計(jì)軟件,也是市面最專(zhuān)業(yè)的電子電路設(shè)計(jì)軟件,被廣泛利用于電路模擬分析、原理圖捕捉、電子設(shè)計(jì)等領(lǐng)域,集合了實(shí)用的L-Edit,DRC,SPR,Extract,LVS以及W-Edit,S-Edit等工具插件,能夠提高電路設(shè)計(jì)師的工作效率并減少錯(cuò)誤事件。Tanner Tools可以說(shuō)是電子設(shè)計(jì)自動(dòng)化(EDA)領(lǐng)域的技術(shù)領(lǐng)導(dǎo)者,提供軟件和硬件設(shè)計(jì)解決方案,使公司能夠更快、更經(jīng)濟(jì)地開(kāi)發(fā)更好的電子產(chǎn)品。公司提供創(chuàng)新的產(chǎn)品和解決方案,幫助工程師克服在日益復(fù)雜的電路板和芯片設(shè)計(jì)世界中面臨的設(shè)計(jì)挑戰(zhàn)。與上一版本相比,tanner tools 2019功能進(jìn)行了全面升級(jí)和優(yōu)化,比如在S.Edit模塊中,提供對(duì)通過(guò)參數(shù)化電源/接地符號(hào)或網(wǎng)絡(luò)標(biāo)簽定義的繼承連接的支持。在L.Edit模塊中,包含兩個(gè)全新功能,包含在文檔中,但需要調(diào)用一個(gè)鍵。這些是新的統(tǒng)一庫(kù)管理器,以及稱(chēng)為L(zhǎng)ayout Forge的布局加速工具。anner EDA軟件AMS IC設(shè)計(jì)流程具有其獨(dú)特的優(yōu)勢(shì),它提供了緊密集成的混合信號(hào)設(shè)計(jì)套件,設(shè)計(jì)周期極短、性?xún)r(jià)比高,特別適合物聯(lián)網(wǎng)和基于項(xiàng)目的設(shè)計(jì),使用將為用戶(hù)帶來(lái)豐富的工具和功能,讓您輕松輸入原理圖,加快工作效率,進(jìn)一步為公司帶來(lái)更多的收益。
Tanner Tools 2019.2中文破解版

安裝破解教程

1、下載好主程序,解壓出來(lái)后運(yùn)行主程序開(kāi)始安裝。

2、選擇好安裝路徑與目標(biāo)文件位置,點(diǎn)擊下一步。

3、勾選上軟件必備的產(chǎn)品組件。

4、來(lái)到用戶(hù)許可協(xié)議界面中,直接點(diǎn)擊同意即可。

5、點(diǎn)擊安裝開(kāi)始安裝。

6、安裝進(jìn)行中,需要些時(shí)間請(qǐng)耐心等待。

7、好了成功安裝,先別急著運(yùn)行軟件。

8、回到文件包,右鍵管理員身份運(yùn)行MentorKG.exe,會(huì)自動(dòng)生成LICENSE.TXT,保存在一個(gè)指定位置,比如安裝目錄下。

9、右鍵我的電腦——>屬性——>高級(jí)系統(tǒng)設(shè)置——>環(huán)境變量,創(chuàng)建系統(tǒng)環(huán)境變量。
變量名:LM_LICENSE_FILE
變量值:指向LICENSE.TXT路徑

10、最后啟動(dòng)軟件,即可體驗(yàn)所有功能。

全新功能

一、S.Edit
1、繼承的連接S-Edit現(xiàn)在提供對(duì)通過(guò)參數(shù)化電源/接地符號(hào)或網(wǎng)絡(luò)標(biāo)簽定義的繼承連接的支持。
2、符號(hào)和示意圖中的圖像現(xiàn)在可以將圖像插入符號(hào)和示意圖中。這可以用于創(chuàng)建更詳細(xì)的符號(hào),也可以用于在示意圖中添加注釋或文檔。Windows@支持位圖和矢量格式。Linux僅支持位圖格式。
3、AFS和EZWave集成現(xiàn)在,S-Edit已與AFS,EIdo和EZwave集成在一起,以在整個(gè)Linux環(huán)境中提供仿真設(shè)置,啟動(dòng),交叉探測(cè)和反向標(biāo)注支持。現(xiàn)在,使用PSF輸出格式的Windows上的S-Edit和Linux上的AFS/EZWave也支持設(shè)置和啟動(dòng),交叉探測(cè)和向后注釋。反向注釋支持包括DC OP V/l,AC小信號(hào),模型參數(shù),設(shè)備AC小信號(hào)參數(shù)表和設(shè)備參數(shù)反向注釋。
二、L.Edit
1、Layout ForgeLayout Forge是生產(chǎn)力提高的工具,適用于模擬布局設(shè)計(jì)人員執(zhí)行設(shè)備級(jí)別的布局和布線(xiàn),從而可以完全控制布局和布線(xiàn)。Layout Forge可以識(shí)別原理圖中的差分對(duì),放大器和電流鏡,并自動(dòng)在布局中生成放置和布線(xiàn)的單元。設(shè)計(jì)人員可以在瞬間中心的幫助下自定義設(shè)備的放置,并可以自定義工藝路線(xiàn)。
版本包含兩個(gè)全新功能,包含在文檔中,但需要調(diào)用一個(gè)鍵。這些是新的統(tǒng)一庫(kù)管理器,以及稱(chēng)為L(zhǎng)ayout Forge的布局加速工具。如果您有興趣使用這兩種功能,請(qǐng)與您的銷(xiāo)售現(xiàn)場(chǎng)應(yīng)用工程師聯(lián)系。他們可以代表您管理請(qǐng)求。
2、AbutmentParameterized單元格鄰接可以允許參數(shù)化單元格的實(shí)例在鄰接時(shí)調(diào)整其幾何形狀以占據(jù)最小面積。例如,如果一個(gè)n溝道MOSFET的兩個(gè)實(shí)例共享相同的源極或漏極,則基臺(tái)將重新生成實(shí)例,以去除額外的觸點(diǎn)并使這兩個(gè)器件彼此非??拷??;_(tái)將檢查有效的連接,相同類(lèi)型或類(lèi)別的設(shè)備,并確保LVS清潔結(jié)果。必須由PDK中的鑄造廠(chǎng)啟用參數(shù)化的單元橋臺(tái)。
3、增強(qiáng)的TCL支持L-Edit已增強(qiáng)了TCL接口,用于執(zhí)行基于C的UPl功能。這暴露了用于命令行執(zhí)行或腳本編寫(xiě)的大量UPl函數(shù)。
三、3、 Library Manager tool
庫(kù)管理器工具是Tanner工具套件中的一個(gè)新應(yīng)用程序。庫(kù)管理器提供了一個(gè)統(tǒng)一的界面,用于同時(shí)在布局和示意圖視圖上執(zhí)行操作。庫(kù)管理器對(duì)庫(kù),單元和視圖執(zhí)行許多操作,包括:
1、創(chuàng)建,復(fù)制,重命名,添加和刪除庫(kù),單元格和視圖。
2、用不同的父代替換實(shí)例。
3、查看和編輯屬性?!げ榭春途庉嬵?lèi)別。
4、執(zhí)行版本控制操作,包括更新,提交,還原和查看歷史記錄。
5、打開(kāi)視圖以在L-Edit工具和S-Edit工具中進(jìn)行編輯。

軟件特色

1、完整的IC設(shè)計(jì)捕捉環(huán)境
Tanner S-Edit是一個(gè)易于使用的設(shè)計(jì)環(huán)境,用于原理圖捕獲和設(shè)計(jì)輸入。它為您提供了處理最復(fù)雜的混合信號(hào)IC設(shè)計(jì)捕獲所需的功能。S-Edit與Tanner T-Spice,Analog FastSPICE?(AFS)或Eldo®仿真器,Tanner L-Edit IC布局工具以及Calibre®LVS和PEX工具緊密集成。S-Edit通過(guò)優(yōu)化您的生產(chǎn)率并加快將概念應(yīng)用于硅的速度,可以幫助您滿(mǎn)足當(dāng)今快速發(fā)展的市場(chǎng)的需求。更快的設(shè)計(jì)周期為您提供了向最佳解決方案過(guò)渡的更多靈活性,從而節(jié)省了更多時(shí)間和資源來(lái)進(jìn)行工藝角確認(rèn)。結(jié)果是減少了下游風(fēng)險(xiǎn),提高了產(chǎn)量并縮短了上市時(shí)間。
2、最復(fù)雜的混合信號(hào)IC設(shè)計(jì)的原理圖捕獲
總線(xiàn)支持加快了混合信號(hào)設(shè)計(jì)的創(chuàng)建
先進(jìn)的陣列支持可輕松創(chuàng)建和編輯具有重復(fù)塊的存儲(chǔ)器,圖像或電路
具有快速固定(熱點(diǎn))功能的橡皮筋連通性編輯功能可加快設(shè)計(jì)修改速度
S-Edit在設(shè)計(jì)過(guò)程中實(shí)時(shí)顯示評(píng)估的參數(shù); 可以顯示或評(píng)估具有基于其他電路參數(shù)的公式的參數(shù)
自動(dòng)生成符號(hào)使您可以輕松地從原理圖創(chuàng)建符號(hào)并同步所有更改
所有操作均可通過(guò)TCL / Tk命令語(yǔ)言完全編寫(xiě)腳本
可記錄的腳本使您能夠自動(dòng)化任務(wù)或擴(kuò)展工具以滿(mǎn)足特定于應(yīng)用程序的需求
可重播的日志可在網(wǎng)絡(luò)或硬件出現(xiàn)意外故障時(shí)進(jìn)行恢復(fù)
S-Edit在突出顯示層次結(jié)構(gòu)時(shí)執(zhí)行網(wǎng)絡(luò)突出顯示并保持網(wǎng)絡(luò)突出顯示
口徑RVE在原理圖,布局和LVS報(bào)告之間進(jìn)行交叉探測(cè)以突出顯示網(wǎng)絡(luò)或設(shè)備
原理圖ERC使您可以檢查設(shè)計(jì)中是否存在常見(jiàn)錯(cuò)誤,例如未驅(qū)動(dòng)的網(wǎng)絡(luò),未連接的引腳以及由多個(gè)輸出驅(qū)動(dòng)的網(wǎng)絡(luò)。 設(shè)計(jì)檢查是完全可配置的,包括自定義驗(yàn)證腳本
3、與仿真緊密集成
從原理圖捕獲環(huán)境中驅(qū)動(dòng)模擬器。這樣就可以直接在原理圖上查看工作點(diǎn)結(jié)果,查看設(shè)備的小信號(hào)參數(shù),查看模型參數(shù)以及執(zhí)行波形交叉探測(cè)以查看節(jié)點(diǎn)電壓以及設(shè)備端子電流或電荷。
S-Edit為電路設(shè)計(jì),仿真,分析和調(diào)整的迭代循環(huán)創(chuàng)建了高效流程。專(zhuān)注于設(shè)計(jì)而不是數(shù)據(jù)處理,從而加快了設(shè)計(jì)過(guò)程。
4、與第三方工具和舊版數(shù)據(jù)輕松互操作
S-Edit從第三方工具中以本機(jī)OpenAccess或EDIF進(jìn)行讀取,并自動(dòng)轉(zhuǎn)換原理圖和屬性以無(wú)縫集成遺留數(shù)據(jù)
網(wǎng)表可以以靈活的,用戶(hù)可配置的格式導(dǎo)出,包括SPICE和CDL變體,EDIF,結(jié)構(gòu)性Verilog 以及結(jié)構(gòu)化的VHDL
S-Edit中的庫(kù)支持最大限度地重用了以前項(xiàng)目中開(kāi)發(fā)的或從第三方供應(yīng)商處導(dǎo)入的IP
5、強(qiáng)大且易于使用的界面
S-Edit使前端設(shè)計(jì)的捕獲更輕松,更高效
完全由用戶(hù)可編程的設(shè)計(jì)環(huán)境使您可以重新映射熱鍵,創(chuàng)建新的工具欄以及根據(jù)自己的喜好自定義視圖-所有這些都在簡(jiǎn)化的GUI中
完整的用戶(hù)界面 支持多種語(yǔ)言,包括英語(yǔ),日語(yǔ),簡(jiǎn)體中文和繁體中文
S-Edit提供Unicode支持; 所有用戶(hù)數(shù)據(jù)都可以輸入國(guó)際字符集。ird-PartyTools and Legacy Data
S-Edit從第三方工具中以本機(jī)OpenAccess或EDIF進(jìn)行讀取,并自動(dòng)轉(zhuǎn)換原理圖和屬性以無(wú)縫集成遺留數(shù)據(jù)
網(wǎng)表可以以靈活的,用戶(hù)可配置的格式導(dǎo)出,包括SPICE和CDL變體,EDIF,結(jié)構(gòu)性Verilog 以及結(jié)構(gòu)化的VHDL
S-Edit中的庫(kù)支持最大限度地重用了以前項(xiàng)目中開(kāi)發(fā)的或從第三方供應(yīng)商處導(dǎo)入的IP
6、具有成本效益
S-Edit提供了理想的性能成本比,使您可以最大化項(xiàng)目中的設(shè)計(jì)人員人數(shù)
由于S-Edit在Windows®和Linux平臺(tái)上運(yùn)行,因此設(shè)計(jì)人員可以在具有成本效益的工作站或 筆記本電腦 這意味著您可以隨身攜帶您的工作,甚至在家中,也可以繼續(xù)工作,以滿(mǎn)足上市時(shí)間的壓力
提供兩種配置:完整的原理圖編輯器和原理圖查看器

模塊介紹

一、S-Edit
S-Edit原理圖捕獲可在處理最復(fù)雜的IC設(shè)計(jì)時(shí)提高您的設(shè)計(jì)生產(chǎn)率。這種強(qiáng)大的環(huán)境支持在網(wǎng)絡(luò)和設(shè)備級(jí)別進(jìn)行原理圖,布局和LVS報(bào)告之間的快速64位渲染和交叉探測(cè)。
1、行業(yè)標(biāo)準(zhǔn)支持,包括緊密的SPICE仿真集成和波形交叉探測(cè)
2、Tanner Tools在原理圖中直接查看工作點(diǎn)仿真結(jié)果
3、帶有網(wǎng)絡(luò)/設(shè)備突出顯示的原理圖,布局和LVS報(bào)告之間的交叉探測(cè)
4、Tanner Tools可配置原理圖電氣規(guī)則檢查(ERC)
5、先進(jìn)的陣列和總線(xiàn)支持
6、與L-Edit IC集成以加快布局和ECO工藝
二、T-Spice
T-Spice仿真器是工具套件的一部分,可以輕松地與流程中的其他設(shè)計(jì)工具集成,并且與行業(yè)領(lǐng)先的標(biāo)準(zhǔn)兼容。它通過(guò)高級(jí)建模,多線(xiàn)程支持,設(shè)備狀態(tài)繪圖,實(shí)時(shí)波形查看和分析以及用于簡(jiǎn)單SPICE語(yǔ)法創(chuàng)建的命令向?qū)?,提高了仿真精度?br />1、快速,準(zhǔn)確的模擬/混合信號(hào)電路仿真,支持多線(xiàn)程
2、通過(guò)虛擬數(shù)據(jù)測(cè)量,參數(shù)掃描,蒙特卡洛,DC/AC和瞬態(tài)分析來(lái)準(zhǔn)確表征電路行為
3、支持Levenberg-Marquardt非線(xiàn)性?xún)?yōu)化器,繪圖語(yǔ)句和參數(shù)定義,以及位或總線(xiàn)邏輯波形輸入
4、業(yè)內(nèi)總擁有成本最低
三、Waveform Viewer
Waveform Viewer(以前稱(chēng)為W:Edit)提供了直觀(guān)的多窗口,多圖表界面,可輕松查看高度可配置格式的波形和數(shù)據(jù)。
1、動(dòng)態(tài)鏈接到T-Spice仿真和S-Edit原理圖捕獲
2、直接在原理圖編輯器中進(jìn)行波形交叉探測(cè)
3、輕松處理大型(10GB+)數(shù)據(jù)文件
4、根據(jù)其他跡線(xiàn)的數(shù)學(xué)表達(dá)式創(chuàng)建新跡線(xiàn),以進(jìn)行高級(jí)分析并輕松與測(cè)量數(shù)據(jù)進(jìn)行比較,以最大,最小,平均,相交,均方根,均方根/過(guò)沖,幅度,誤差,交叉,延遲,周期,頻率,上升/下降時(shí)間,抖動(dòng),脈沖寬度,建立時(shí)間,積分,微分,占空比和壓擺率。
四、Designer
Designer是一個(gè)模擬驗(yàn)證管理工具,可跟蹤項(xiàng)目的所有模擬。該工具將模擬結(jié)果顯示在方便的儀表板上,使團(tuán)隊(duì)可以快速查看哪些塊通過(guò)或未通過(guò)規(guī)格并監(jiān)視驗(yàn)證進(jìn)度。該工具與S-Edit,T-Spice,Eldo和Waveform Viewer完全集成。
每次運(yùn)行模擬時(shí),Designer都會(huì)自動(dòng)將測(cè)量結(jié)果發(fā)送到Microsoft Excel工作簿,從而使團(tuán)隊(duì)能夠無(wú)限靈活地捕獲規(guī)格要求,指定公式以計(jì)算模塊是否符合規(guī)格并生成自定義報(bào)告。該團(tuán)隊(duì)可以立即開(kāi)始管理模擬驗(yàn)證,而無(wú)需使用任何工具,也無(wú)需使用專(zhuān)有工具語(yǔ)言。
五、Digital Implementer
由Oasys綜合和Nitro布局和路線(xiàn)引擎提供支持的數(shù)字實(shí)現(xiàn)器(TDI)已集成到的物理布局工具L-Edit中,以解決“頂部模擬”設(shè)計(jì)數(shù)字需求的物理實(shí)現(xiàn)。越來(lái)越多的模擬設(shè)計(jì)正變得數(shù)字化,從而產(chǎn)生更多的數(shù)字內(nèi)容來(lái)增強(qiáng)模擬功能,例如自動(dòng)校準(zhǔn)和更多的可編程性。
L-Edit中的Digital Implementer集成是理想的經(jīng)濟(jì)高效,易于使用的數(shù)字綜合和布局布線(xiàn)解決方案。
六、Eldo RF
將混合信號(hào)仿真擴(kuò)展到RF域,Eldo RF通過(guò)采用一組專(zhuān)用算法來(lái)準(zhǔn)確,有效地處理這些應(yīng)用中的低功率信號(hào),為連接的傳感器和物聯(lián)網(wǎng)市場(chǎng)中的無(wú)線(xiàn)應(yīng)用提供了可靠的RF驗(yàn)證。Eldo RF擴(kuò)展了Eldo仿真器的功能,以提供廣泛的分析功能,一組RF專(zhuān)用功能以及適用于各種電路類(lèi)型的一組強(qiáng)大的優(yōu)化功能。
1、Tanner Tools用于無(wú)線(xiàn)應(yīng)用的全芯片RF IC驗(yàn)證
2、無(wú)縫集成到Mentor Graphics和其他領(lǐng)先的IC設(shè)計(jì)流程中
3、PLL和頻率合成器的閉環(huán)相位噪聲分析
4、包含數(shù)千個(gè)元素的大型RF IC設(shè)計(jì)的多音穩(wěn)態(tài)分析
5、射頻/基帶劃分的調(diào)制穩(wěn)態(tài)分析
6、適用于所有無(wú)線(xiàn)標(biāo)準(zhǔn)的數(shù)字調(diào)制源庫(kù)
7、強(qiáng)非線(xiàn)性信號(hào)分析
8、內(nèi)置優(yōu)化功能

特別說(shuō)明

提示:該資源為網(wǎng)盤(pán)資源,請(qǐng)?zhí)崆鞍惭b好百度網(wǎng)盤(pán)。提取碼:vdr6

下載地址
Tanner Tools v2019.2中文破解版
提示:該資源為網(wǎng)盤(pán)資源,請(qǐng)?zhí)崆鞍惭b好百度網(wǎng)盤(pán)。提取碼:vdr6

有問(wèn)題?點(diǎn)擊報(bào)錯(cuò)+投訴+提問(wèn)

網(wǎng)友評(píng)論

1條評(píng)論

評(píng)分:
captcha 評(píng)論需審核后才能顯示
  • 陜西省西安市電信 網(wǎng)友

    好好好